图8-1展示了SoC的时钟域划分,将整个芯片划分为三个主要的时钟域:Always-On Domain使用低速的Always-on时钟,频率为32.768KHz,可以选择外部晶振或者直接通过芯片引脚输入。Main Domain包含了芯片的主体,处理器核、总线以及外设IP均使用同一时钟,自带HCLKGEN时钟生成模块,使用片上PLL产生高速时钟。Debug Domain包含了支持JTAG对RISC-V调试功能的相关逻辑,由JTAG时钟和RISC-V Core时钟组成。